Diğer talimatlara gelince, SHA512, SM3 ve SM4, uygun algoritmaları hızlandırmayı amaçlayan kriptografik teknolojilerdir ve her zaman güvenlik endişeleri olduğu göz önüne alındığında, bu eklemeler de memnuniyetle karşılanacaktır hesaplama kalıbında da etkinleştirilebilir
Sunucu işlemcilerinin, istemci CPU’ları tarafından desteklenmeyen talimatları desteklemesi alışılmadık bir durum değildir Ancak masaüstü bilgisayarlar için Arrow Lake S işlemcileri, dizüstü bilgisayarlar için Arrow Lake CPU’ları tarafından desteklenmeyen talimatları destekleyecek gibi görünüyor Intel’in AVX-VNNI-INT16’sı, üretken yapay zeka uygulamaları için oldukça kullanışlı olması gereken, evrişimli sinir ağını (CNN) ve derin öğrenme iş yüklerini hızlandırmak için özel olarak tasarlanmış 16 bit tam sayı veri türlerine sahip Vektör Sinir Ağı Talimatlarıdır Ayrıca CPU, LBR Olay Günlüğü özelliğini de destekleyecektir @InstLatX64
Bu arada, hareketli parçalarda yeni talimatlar aslında gözden kaçabilir
Intel’in Son Dal Kaydı (LBR) özelliği söz konusu olduğunda bu, bazı işlemcileri tarafından desteklenen bir hata ayıklama ve performans ayarlama özelliğidir
Görünüşe göre LGA1851 paketindeki Arrow Lake işlemcileri AVX-VNNI-INT16, SHA512, SM3 ve SM4 gibi talimatları destekleyecek LBR, dal adresleri ve hedef talimatlar da dahil olmak üzere işlemcinin yakın zamanda yürütülen dallarının kaydını tutar
Mobil Arrow Lake CPU’ları, bu işlemcilerin masaüstü sürümleri tarafından desteklenen bu talimatları desteklemese de, eninde sonunda Intel’in mobil işlemcilerinin de bu talimatları desteklememesi muhtemeldir